Allegro PCB Designer使用教程

作为CADence学习者的新手,有很多细节需要注意,大致走了一下流程,将其中一些步骤记录下来,也方便以后自己查看,当然软件版本界面可能略有不同。

使用软件是Cadence17.4.文章源自设计学徒自学网-http://www.sx1c.com/47677.html

绘制方法文章源自设计学徒自学网-http://www.sx1c.com/47677.html

第一步:打开软件,点击图标,选择Allegro PCB Designer,点击OK.文章源自设计学徒自学网-http://www.sx1c.com/47677.html

新建文件,起名字,选择PCB封装,也就是Package symbol,点击OK,然后保存,如下图,文章源自设计学徒自学网-http://www.sx1c.com/47677.html

第二步:设置纸张大小,一些基本参数。点击软件上的“Setup”,选择第一项“Design Parameter Editor”(设计参数编辑器).文章源自设计学徒自学网-http://www.sx1c.com/47677.html

第三步:选择焊盘路径,依旧选择Setup 选择 User Preferences Editor ,选择 Paths(路径)。找到自己之前画焊盘的路径。文章源自设计学徒自学网-http://www.sx1c.com/47677.html

绘制部分文章源自设计学徒自学网-http://www.sx1c.com/47677.html

从这部开始可以进行真正的绘制部分了。文章源自设计学徒自学网-http://www.sx1c.com/47677.html

第4步:使用add Pin (添加焊盘)功能增加焊盘,通过Options功能选项卡,可以进行多种功能选择,选择合适的焊盘焊盘后,可以选择焊盘数量,就可以防止。文章源自设计学徒自学网-http://www.sx1c.com/47677.html

也可以通过Layout 》》Pins,调出焊盘界面。文章源自设计学徒自学网-http://www.sx1c.com/47677.html

第5步:

(1)设置Place_Bound_top(放置顶层边界):在Package Geometry 大类下,选择Place_Bound_top,器件之间的边界,阻止重叠,选好层后,点击Add,,然后选择Rectangle。

当觉得栅格位置不好掌控是,可以设置辅助栅格,就像原理图内部一样,设置网格,帮助画线。在setup>>Grids下设置。

(2)设置Assemble_Top(装配顶层),如下图,放好Done.

(3)放置丝印层得线Silksscreen_Top(丝印顶层):也在Package Geometry大类下,选择silkscreen_Top.

(4)标注器件命名使用,如下图,选择Layout>>Labels>>RefDes.我们画得的板子上,某个电容可能叫”C1″或者“C2”,某个芯片丝印有“U1”或者其他的,这步就是放置这个命名的。

继续阅读
我的微信
微信扫一扫
weinxin
我的微信
惠生活福利社
微信扫一扫
weinxin
我的公众号
 
设计学徒自学网
  • 本文由 设计学徒自学网 发表于 2024年5月22日09:34:48
  • 转载请务必保留本文链接:http://www.sx1c.com/47677.html
    本站展示的所有图文软件均来自于互联网,仅用于软件学习研究分享传递,请勿商用,本站如有侵权请联系客服删除。
匿名

发表评论

匿名网友
:?: :razz: :sad: :evil: :!: :smile: :oops: :grin: :eek: :shock: :???: :cool: :lol: :mad: :twisted: :roll: :wink: :idea: :arrow: :neutral: :cry: :mrgreen:

拖动滑块以完成验证